JK 正反器(触发器)(JK FF)
正反器具有一个或一个以上决定输出状态的输入端,两个具有互补关系的输出端与一个控制动作时机的输入端(简称频率输入),属于顺序逻辑。使用时需特别注意,频率输入为正沿触发(由高电位转至低电位)或是负 沿触发(由低电位转至高电位)。
JK 正反器为解决RS锁存器的不允许状态,所发展出来的组件,也是目前使用最广泛的组件之一。其输出状态的变化时机是由频率输入控制的,如图1 所示,为JK 正反器的符号、真值表,符号中有加之接脚为负沿触发或是低电位动作,例如:图中之CK(频率输入)即为负沿触发,PR(重置)与CLR(清除)则为低电位动作,常见的IC型号有SN7476、CD4027。
图1 JK 正反器的符号、真值表