RS锁存器(RS latch)
正反器具有一个或一个以上决定输出状态的输入端,两个具有互补关系的输出端与一个控制动作时机的输入端(简称频率输入),属于顺序逻辑。使用时需特别注意,频率输入为正沿触发(由高电位转至低电位)或是负沿触发(由低电位转至高电位)。 RS
锁存器是最基本的正反器,可以由与非门或或非门组成。而正反器则是由与非门组成的RS锁存器,加上控制频率发展而来。如图1所示,为与非门组成的RS 锁存器。常见的IC型号有CD4044。如图2所示,为或非门组成的RS 锁存器,常见的IC型号有CD4043。
S | R | Qn+1 |
Qn+1 |
← 不允许状态 |
0 | 0 | 1 | 1 | |
0 | 1 | 1 | 0 | |
1 | 0 | 0 | 1 | |
1 | 1 | Qn | Qn | ← 不改变前一状 |
图1 与非门组成的RS 锁存器与真值表
S | R | Qn+1 |
Qn+1 |
← 不改变前一状 |
0 | 0 | Qn | Qn | |
0 | 1 | 1 | 0 | |
1 | 0 | 0 | 1 | |
1 | 1 | 0 | 1 | ← 不允许状态 |
图2 或非门组成的RS 锁存器与真值表